## МЕТОДИКА ПРОВЕДЕНИЯ ОПЕРАТИВНОГО АНАЛИЗА ЭЛЕКТРИЧЕСКИХ И ВРЕМЕННЫХ ПАРАМЕТРОВ ЦИФРОВЫХ КМОП ЭЛЕМЕНТОВ И СБИС НА ИХ ОСНОВЕ

© 2012 В.М. Дьяконов, Н.В. Семученков, В.С. Тараканов, Д.П. Фролов, А.В. Коршунов

Национальный исследовательский университет «МИЭТ», г. Москва

Поступила в редакцию 22.03.2012

В статье приведена методика оперативного расчета электрических и временных параметров цифровых схем, спроектированных на основе КМОП транзисторов. Рассматриваемая методика основана на замещении функционально-различных логических элементов (ЛЭ) их макромоделями. Макромодель («эквивалентный инвертор») характеризуется определенным набором параметров, значения которых определяются относительно замещаемого ЛЭ. Исходными данными при расчёте являются не физические параметры транзисторов, на основе которых спроектирован ЛЭ, а задержка инвертора в цепи каскадносоединенных инверторов с идентичными топологическими параметрами и емкостные параметры транзисторов. Предлагаемая методика существенно упрощает процедуру оперативного определения параметров цифровых КМОП схем.

Ключевые слова: КМОП СБИС, логический элемент, моделирование, электрические параметры, макромодель, инвертор, цифровой элемент

Традиционным методом расчета электрических параметров элементов с применением САПР на этапе схемотехнического проектирования является моделирование с использованием SPICEсимулятора или других SPICE-подобных программных продуктов (Hspice, Spectre и др) [1, 2]. Алгоритм работы подобных симуляторов сводится к определению состояний (значений токов, напряжений) в узлах схемы в ограниченном количестве моментов времени. Переходные процессы при этом моделируются путем решения систем дифференциальных уравнений в каждый момент времени. Промежуточные состояния (между моментами времени, для которых проведен расчет) получают посредством интерполяции. Данный алгоритм и принцип расчета параметров ЛЭ имеет существенный недостаток значительные затраты машинного времени. Принимая во внимание эффекты второго порядка в полупроводниковых устройствах, и, как следствие, сложность решения систем дифференциальных уравнений, становится очевидным, что данный процесс моделирования может быть достаточно длительным.

При проектировании сложных цифровых схем с известными допусками на значения высоких

и низких уровней напряжения для входных и выходных сигналов, зачастую, в отличие от аналоговых устройств, можно пренебречь достоверностью расчета переходных процессов. Таким образом при разработке цифровых устройств необходимо обеспечить допустимый компромисс между точностью моделирования (переходных процессов) и затратами временных ресурсов на разработку. Приемлемое снижение требований к точности расчета схем позволяет на этапе их моделирования переходить от транзисторного представления ЛЭ к более высоким уровням представления. Ниже рассматривается методика оперативного определения временных и мощностных параметров блоков КМОП СБИС и проведения их функциональной верификации, основанная на замещении логических элементов их макромоделями [3, 4].

Оперативный анализ параметров блоков КМОП СБИС. При разработке КМОП БИС часто необходимо проводить оценку и оптимизацию используемой архитектуры и схемноконструктивных решений путем «быстрого» оперативного анализа, но с приемлемой точностью. Проведение анализа и расчета многокаскадных КМОП схем на основе аналитической модели транзистора с физическими параметрами (пороговое напряжение, подвижность носителей, коэффициент влияния подложки и другие) не представляется возможным из-за сложности выражений, описывающих переходные процессы [2]. Для упрощения расчета цифровых схем на уровне логических элементов с незначительной потерей в точности целесообразно использовать макромодели ЛЭ - замещать ЛЭ «эквивалентными» инверторами (ЭИ).

Дьяконов Владимир Михайлович, кандидат технических наук, доцент. E-mail: dicd@miee.ru

Семученков Николай Васильевич, младший научный сотрудник. E-mail: dicd@miee.ru

Тараканов Владимир Сергеевич, младший научный сотрудник. E-mail: tarvs@ya.ru

Фролов Дмитрий Петрович, аспирант. E-mail: dmitryfrol@gmail.com

Коршунов Андрей Владимирович, старший преподаватель. E-mail: korshun@gmail.com

Исходными данными при расчёте являются базовая задержка инвертора и емкости затворов, стоков и истоков транзисторов. Порядок расчёта состоит в следующем:

- замещение многокаскадной исходной схемы ЛЭ на цепочку с таким же числом каскадом ЭИ;

- определение параметров замещения ЛЭ на ЭИ;

- определение ширин каналов транзисторов ЭИ;

- определение ширин каналов транзисторов ЛЭ.

Расчет задержки распространения сигнала в каскадно-соединённых инверторах. Задержка распространения сигнала в инверторе определяется выражением:

$$t_{3a\partial} = \frac{C_H}{W_n} \cdot \int_{U_H}^{U_K} \frac{du}{\alpha \cdot I_p - I_n^{\prime}}, \qquad (1)$$

где:  $C_H$  – нагрузочная емкость инвертора;  $W_n$  – ширина канала транзистора n-типа;  $I_p$ ,  $I_n$  - токи стока транзисторов n и p-типа с шириной канала равной единице;  $U_H$ ,  $U_K$  – начальное и конечное напряжения при перезаряде емкости  $C_H$ . От коэффициента  $\alpha = W_p/W_n$  ( $W_p$  – ширина канала МОП транзистора p-типа) зависит соотношение задержки положительного и отрицательного сигналов ( $t_{3ad}^{(+)}, t_{3ad}^{(-)}$ ) и коэффициент  $\alpha$  целесообразно выбирать из условия:

$$t_{3a\partial}^{(+)} = t_{3a\partial}^{(-)}$$
(2)

Для инвертора на КМОП транзисторах можно считать, что  $\alpha \cdot I_p' >> I_n'$  при  $U_{ex} < U_{nep}$  и  $\alpha \cdot I_p' << I_n'$  при  $U_{ex} > U_{nep}$  (здесь  $U_{ex}$  – напряжение на входе инвертора,  $U_{nep}$  – напряжение переключения инвертора. Поэтому, используя (1), условие (2) можно представить в виде

$$\begin{array}{c} U_{nep} & U_{nep} \\ \int du \\ U_{H} & \alpha \cdot I_{p} \end{array} = \int U_{K} \frac{du}{I_{n}} \end{array}$$

Из (3) получаем:

$$\alpha = \int_{U_H}^{nep} \frac{du}{I_p} / \int_{U_K}^{nep} \frac{du}{I_n}$$
(4)

(3)



Рис. 1. Цепочка инверторов

Задержка распространения сигнала на инверторе зависит от длительности фронта входного

сигнала  $t_{\phi}^{(ex)}$  и минимальна при  $t_{\phi}^{(ex)}=0$ , поскольку один из членов знаменателя в (1), равен 0. Суммарная задержка *n* каскадно соединенных инверторов (рисунок 1) зависит от соотношения длительности фронтов входного и выходного сигналов ( $t_{\phi i}^{(ex)}, t_{\phi i}^{(ebx)}$ ) каждого инвертора.

Можно показать, что задержка распространения сигнала в цепочке из *n* инверторов минимальна при:

$$t_{\phi i}^{(ex)} = t_{\phi i}^{(ebix)}$$

т.е., когда задержки отдельных инверторов равны, определяется выражением

$$T_{3a\partial} = \sum_{i=1}^{n} t_{3a\partial i} = n \cdot t_{3a\partial i}, \qquad (5)$$

где  $t_{3a\partial i}$  – задержка распространения *i*-го инвертора. При  $t_{\phi i}^{(6x)} < t_{\phi i}^{(6bux)}$ .  $t_{\phi i}^{(ax)} > t_{\phi i}^{(6bux)}$  – задержка распространения цепочки из *n* инверторов меньше (больше) суммарной задержки отдельных инверторов.

Оптимизация ширины каналов транзисторов КМОП инверторов. В общем случае выражение для нагрузочной емкости *i*-го инвертора имеет вид:

$$C_{\mu i} = C_{i} + \gamma W_{i} + \gamma W_{i+1}, \qquad (6)$$

где  $C_i$  – внешняя нагрузочная емкость;  $W_i$ ,  $W_{i+1}$  – ширины каналов транзисторов n-типа двух соседних инверторов.

Второй член в (6) представляет выходную, третий – входную емкость инверторов с номерами *i* и *i*+1 соответственно. Коэффициенты входной и выходной емкостей ( $\gamma$ ",  $\gamma$ ') при условии, если в качестве  $W_i$ ,  $W_{i+1}$  выбраны ширины каналов транзисторов п-типа, имеют следующий вид:

$$\gamma' = C_n^{6blx} + \alpha \cdot C_p^{6blx}, \qquad (7)$$
$$\gamma'' = C_n^{6x} + \alpha \cdot C_p^{6x}, \qquad (8)$$

где  $C_n^{\text{вых}}$ ,  $C_p^{\text{выx}}$ ,  $C_n^{\text{ех}}$ ,  $C_p^{\text{ех}}$  выходная и входная емкости транзисторов п и р-типа с шириной канала, равной единице.

Задержку инвертора представим в нормированном виде:

$$\overline{t_{3a\partial i}} = \frac{t_{3a\partial i}}{t_{3a\partial .0}}, \qquad (9)$$

где в качестве нормировочной величины (t<sub>зад.0</sub>) выбрана задержка одного инвертора в цепочке последовательно соединенных инверторов с одинаковыми топологическими размерами (базовая задержка). Эта задержка является характеристикой технологии изготовления КМОП СБИС и

легко может быть определена экспериментально или расчётно. Отметим, что для инверторов с одинаковыми топологическими размерами транзисторов п-типа, выражение (6), при Ci=0 приводится к следующей форме:

$$C_{Hi} = (\gamma' + \gamma'') \cdot W_i \qquad (10)$$

Учитывая (1), (6), (10) выражение (9) можно записать в виде:

$$\overline{t_{3a\partial i}} = \frac{\gamma'_{i} \cdot W_{i} + \gamma''_{i+1} \cdot W_{i+1} + C_{i}}{(\gamma' + \gamma'') \cdot W_{i}}$$
(11)

Решая (11) относительно  $W_i$ , получим формулу для расчета ширин каналов транзисторов в инверторах, начиная с последнего инвертора (при заданной нагрузке С<sub>i</sub> и задержке  $\overline{t_{3adi}}$  на каскад):

$$W_{i} = \frac{C_{i} + \gamma_{i+1}^{"} \cdot W_{i+1}}{\overline{t_{3a\partial i}} \cdot (\gamma + \gamma^{"}) - \gamma_{i}}.$$
(12)

Поскольку для цепочки одинаковых инверторов с  $C_i=0$  при i=1,2,3,... n-1,  $\gamma'_i=\gamma'$ ,  $\gamma''_i=\gamma''$ ,  $t_{adi} = t_{adi}$  при *i*=1, 2, 3, ... *n*, для последнего инвертора выражение (12) принимает вид

$$W_n = \frac{C_i}{(\overline{t_{3a\partial i}} \cdot (\gamma' + \gamma'') - \gamma'_i)}, \qquad (13)$$

где: *С<sub>i</sub>* – внешняя нагрузочная емкость последнего каскада; W<sub>n</sub> – ширина канала транзистора птипа последнего каскада.

Из (5) с учетом (11) получим выражение для нормированной задержки цепочки из n инверторов:

$$\overline{T_{3a\partial}} = \frac{1}{(\gamma' + \gamma'')} \cdot \sum_{i=1}^{n} \left( \gamma'_i + \gamma''_{i+1} \cdot \frac{W_{i+1}}{W_i} + \frac{C_i}{W_i} \right), \quad (14)$$

где  $W_{i+1}=0$  при i=n.

Минимум нормированной задержки при  $\frac{\partial \overline{T_{3ad}}}{\partial W_i} = 0$  (*i*=1,2,3,... *n*), т.е. оптимальные значения ширин каналов транзисторов по быстродействию

находятся из решения следующей системы уравнений:

$$\begin{cases} \gamma_{i}^{"} \cdot W_{i}^{2} - \gamma_{i+1}^{"} \cdot W_{i-1} \cdot W_{i+1} - C_{i} \cdot W_{i-1} = 0, \ \partial \pi \text{ i} = 2, 3, \dots, \text{ n-1}; \\ \gamma_{i}^{'} \cdot W_{i}^{2} - C_{i}^{'} \cdot W_{i-1} = 0, \ \partial \pi \text{ i} = n. \end{cases}$$

Однозначное решение системы (15) можно получить, если задаться геометрическими размерами транзисторов одного из каскадов, как правило, первого W<sub>1</sub> или последнего W<sub>n</sub>. Для цепочки инверторов с  $C_i=0$  при i=2,3,..., n-1;  $C_i\neq 0$  при i=n и  $\gamma'_i = \gamma', \gamma''_i = \gamma''$  при i=2,3,..., n, задержка Т<sub>зад</sub>минимальна, если равны задержки отдельных каскадов  $t_{3a\partial i} = t_{3a\partial}$ . Из (15) имеем в этом

случае следующую связь между ширинами каналов транзисторов трех соседних инверторов:

$$W_i = \sqrt{W_{i-1} \cdot W_{i+1}}$$
 (*i*=2, 3,..., *n*-1). (16)

Следовательно, (13) позволяет найти оптимальные ширины каналов транзисторов цепочки инверторов, исходя из заданной задержки  $\overline{T_{_{_{_{3}}}}}$ , равно распределённой по всем каскадам. Отметим, что реализация решения системы (15) на ЭВМ позволяет оперативно проводить приближенную оптимизацию схемы на дополняющих КМОП транзисторах по быстродействию.

логических Параметры замещения элементов. Логический элемент состоит из ветвей n и p-типа транзисторов, подсоединённых к выходу [5, 6]. Каждая ветвь может содержать последовательные и параллельные транзисторы одного типа, при этом количество транзисторов в ветвях может быть различно [7, 8]. Наибольшее время переключения определяется ветвью, которая содержит максимальное число последовательно соединённых однотипных транзисторов. Данными для определения параметров замещения ЛЭ являются:

(15)

 электрические схемы ЛЭ на уровне транзисторов; - эскиз топологии ЛЭ;

-  $t_{3a\partial.0}$  – базовая задержка инвертора; -  $C_n^{ex}, C_p^{ex}$  – входная емкость транзисторов n, pтипа с шириной канала, равной единице;

-  $C_n^{\,_{Bbix}}$ ,  $C_p^{\,_{Bbix}}$  – выходная емкость транзисторов n, р-типа с шириной канала, равной единице;

- коэффициент  $\alpha$ ;

 коэффициент выходной емкости инвертора у'; коэффициент входной емкости инвертора у".

В рассчитываемой схеме каждый ЛЭ замещается своей макромоделью. Для проведения расчёта необходимо определить следующие параметры замещения ЛЭ на ЭИ:

*γ*'<sub>экв</sub> – коэффициент выходной емкости;

 $\gamma''_{3\kappa\beta}$  – коэффициент входной емкости;

*а*<sub>эке</sub> – коэффициент, равный отношению эквивалентной ширины каналов транзисторов *n* и *p*типа в ЭИ.

Задача расчета параметров ЭИ сводится к определению размеров транзисторов ЭИ, при которых обеспечивается заданное быстродействие замещаемого логического элемента. Ширины каналов транзисторов  $W_{n_{3KB}}$  и  $W_{p_{3KB}}$  эквивалентного инвертора ЭИ с целью удобства при расчетах будем характеризовать одним параметром – шириной каналов транзисторов *n*-типа  $W_{n_{3KB}}$ . Опустим индекс *n*, обозначив:

$$W_{\mathcal{S}\mathcal{K}\mathcal{B}} = W_{n,\mathcal{S}\mathcal{K}\mathcal{B}},$$

тогда для і-го ЭИ

$$W_{p \not > \kappa \sigma. i.} = \alpha_{\mathcal{S} \kappa \sigma. i} \cdot W_{\mathcal{S} \kappa \sigma. i}, \qquad (17)$$

где  $\alpha_{_{3KG,i}}$  – эквивалентный коэффициент ЭИ, определяемый по формуле:

$$\alpha_{\mathcal{K}\mathcal{B},i} = \alpha \cdot \frac{K_{pi}}{K_{ni}} , \qquad (18)$$

где:  $K_{ni}$  – суммарное число транзисторов *n*-типа в последовательной ветви ЛЭ с максимальным количеством транзисторов, подсоединённой к выходу;  $K_{pi}$  – суммарное число транзисторов *p*-типа в последовательной ветви ЛЭ с максимальным количеством транзисторов, подсоединённой к выходу.

Определим коэффициенты входной и выходной емкостей ЭИ. Для  $\gamma_{_{3KB,i}}^{"}$  - коэффициента входной емкости *i*-го ЭИ, согласно уравнению (8) получим:

$$\gamma_{\mathcal{K}\mathcal{B},i}^{"} = C_{\mathcal{N}\mathcal{K}\mathcal{B},i}^{\mathcal{B}\mathcal{X}} + \alpha_{\mathcal{K}\mathcal{B},i} \cdot C_{\mathcal{P}\mathcal{K}\mathcal{B},i}^{\mathcal{B}\mathcal{X}}$$
(19)

где

$$C_{n \not \rightarrow \kappa \not \sigma . i}^{ex} = W_{\mathcal{J} \kappa \not \sigma . i} \cdot C_n^{ex}, \qquad (20)$$

$$C_{p \to \kappa \sigma, i}^{ex} = W_{\Im \kappa \sigma, i} \cdot C_{p}^{ex}$$
(21)

Тогда уравнение (19) с учетом уравнений (18, 20, 21), примет следующий вид:

$$\gamma_{\mathfrak{K}6.i}^{"} = W_{\mathfrak{K}6.i} \cdot C_{n}^{\mathfrak{K}x} + \alpha \cdot \frac{K_{pi}}{K_{ni}} \cdot W_{\mathfrak{K}6.i} \cdot C_{p}^{\mathfrak{K}x}$$
(22)

Для  $\gamma_{3\kappa e.i}$  - коэффициента выходной емкости іго ЭИ в согласно уравнению (7) получим:

$$\gamma'_{\mathcal{S}\mathcal{K}\mathcal{G},i} = C^{\mathcal{B}\mathcal{L}\mathcal{X}}_{\mathcal{N}\mathcal{S}\mathcal{K}\mathcal{G},i} + \alpha_{\mathcal{S}\mathcal{K}\mathcal{G},i} \cdot C^{\mathcal{B}\mathcal{L}\mathcal{X}}_{\mathcal{P}\mathcal{S}\mathcal{K}\mathcal{G},i}, \qquad (23)$$

где

$$C_{n \not \to \kappa \sigma. i}^{\beta b l x} = (1/K_{n i}) \cdot Q_{n i} \cdot V_{n i} \cdot C_{n}^{\beta b l x}, \qquad (24)$$

$$C_{p \to \kappa e.i}^{\ell b l x} = (1/K_{pi}) \cdot Q_{pi} \cdot V_{pi} \cdot C_{p}^{\ell b l x}, \qquad (25)$$

$$V_{ni} = \sum_{j=1}^{ni} A_{nj}, \qquad (26)$$

$$V_{pi} = \sum_{j=1}^{z_{pi}} A_{pj}, \qquad (27)$$

где:  $Q_{ni}$ ,  $Q_{pi}$  – суммарное количество транзисторов *n* и *p*-типа подключенных к выходу *i*-го ЛЭ,  $V_{ni}$ ,  $V_{pi}$  – коэффициенты для ветви с максимальным числом последовательно соединённых транзисторов *n*, *p*-типа подключенными к выходу *i*-го ЛЭ, содержащей  $Z_{ni}$ ,  $Z_{pi}$  узлов,  $A_{nj}$ ,  $A_{pj}$  – суммарное число стоковых или истоковых областей, подключенных к *j*-узлу, рассматриваемой последовательной ветви.

Подставив (18), (24), (20) в (23) получим коэффициент выходной емкости *i*-го ЭИ:

$$\gamma'_{\mathcal{H}\mathcal{K}\mathcal{G}\mathcal{I}} = (1/K_{ni}) \cdot \mathcal{Q}_{ni} \cdot \mathcal{V}_{ni} \cdot \mathcal{C}_{n}^{\mathcal{G}\mathcal{B}\mathcal{I}\mathcal{X}} + (1/K_{pi}) \cdot \mathcal{Q}_{pi} \cdot \mathcal{V}_{pi} \cdot \alpha \cdot \frac{K_{pi}}{K_{ni}} \cdot \mathcal{C}_{p}^{\mathcal{G}\mathcal{B}\mathcal{I}\mathcal{X}}$$
(28)

Определение ширины каналов транзисторов ЛЭ. Учитывая, что

$$\begin{split} t_{3a\partial.i} &= R_{\Im\kappa\sigma.i} \cdot \gamma'_{\Im\kappa\sigma.i} = R_n \cdot K_{ni} \cdot (1/Q_{ni}) \cdot \gamma'_{\Im\kappa\sigma.i}; \\ t_{3a\partial.0} &= R_n \cdot (\gamma' + \gamma''); \end{split}$$

то можно собственную нормированную задержку ЭИ  $\overline{t_{3a\partial.coб.3\kappa B.i}}$ , замещающего *i*-й ЛЭ, можно представить, согласно уравнению (9), следующим образом:

$$\overline{t_{3a\partial.cof.3\kappa6.i}} = \frac{Rn \cdot K_{ni} \cdot (1/Q_{ni}) \cdot \gamma_{3\kappa6.i}}{Rn \cdot (\gamma' + \gamma'')} = \frac{K_{ni} \cdot (1/Q_{ni}) \cdot \gamma_{3\kappa6.i}}{(\gamma' + \gamma'')}.$$

Нормированную задержку ЭИ, замещающего *i*-й ЛЭ, с учетом внешний нагрузки представим в следующем виде:

$$\overline{t_{3ad.3\kappa6.i}} = \frac{K_{ni} \cdot (1/Q_{ni}) \cdot \gamma'_{3\kappa6.i} \cdot W_{3\kappa6.i} + C_{H}}{(\gamma' + \gamma'') \cdot W_{3\kappa6.i}}$$
(29)

Решая (29) относительно  $W_{_{3\kappa6.i}}$ , получим формулу для расчета ширины канала транзистора ЭИ:

$$W_{\mathcal{H}B,i} = \frac{C_{H}}{\overline{t_{\mathcal{H}B,i}} \cdot (\gamma' + \gamma'') - K_{ni} \cdot (1/Q_{ni}) \cdot \gamma'_{\mathcal{H}B,i}} \quad (30)$$

Ширины каналов транзисторов последовательной цепи ЛЭ (с числом транзисторов, равным *Kni*) определяются по формуле:

$$W_{ni}^{(\mathcal{\Pi}\mathcal{P})} = K_{ni} \cdot W_{\mathcal{P}K\mathcal{B}.i}$$

Ширины каналов транзисторов *p*-типа ЛЭ определяются по формуле

$$W_{pi}^{(\mathcal{J}\mathcal{G})} = \alpha \cdot \frac{K_{pi}}{K_{ni}} \cdot W_{ni}^{(\mathcal{J}\mathcal{G})}$$

**Выводы:** в статье подробно описана методика оперативного расчета параметров КМОП цифровых ЛЭ и схем на их основе, основанная на использовании макромодели с фиксированным набором параметров для замещения всех ЛЭ схемы, в независимости от функционального назначения элемента. Рассмотренная методика расчета КМОП схем позволяет:

- упростить и ускорить расчет задержек распространения сигналов в цепях;

 определять геометрические размеры транзисторов по заданным задержкам распространения сигналов;

- проводить оптимизацию схем по площади, занимаемой на кристалле.

Перечисленные выше возможности обеспечивают проведение оперативного анализа используемых схемно-конструктивных решений логических элементов и цифровых блоков с целью выполнения следующих задач:

- выявление критических путей распространения сигналов;

- оптимизация задержек распространения сигналов по критическим путям;

- выбор оптимальных по площади, занимаемой на кристалле, ЛЭ;

- оценка реализуемости схемы на соответствие техническому заданию.

Предварительный анализ КМОП схем на основе положений настоящей методики предоставляет возможность формирования данных для расчёта схем стандартными традиционными методами схемотехнического моделирования с использованием САПР.

## СПИСОК ЛИТЕРАТУРЫ:

- 1. *Кеоун, Дж.* ОгСАD Pspice. Анализ электрических цепей. М.: ДМК Пресс. СПб.: Питер, 2008. 640 с.
- 2. Денисенко, В.В. Компактные модели МОПтранзисторов для SPICE в микро- и наноэлектронике. – М.: ФИЗМАТЛИТ, 2010. 408 с.
- 3. *Keating, M.* Low Power Methodology Manual. For System-on-Chip Design / *M. Keating, D. Flynn, R. Aitken* et al. – NY.: Springer, 2007. 304 p.
- Pedram, M. Power Aware Design Methodologies / M. Pedram, J. Rabaey. – Kluwer Academic Publishers, 2002. 521 p.
- 5. Угрюмов Е.П. Цифровая схемотехника. СПб.: БВХ-Петербург, 2004. С. 528.
- 6. *Rabaey, J.M.* Low Power Design Methodologies / *J.M. Rabaey, M. Pedram.* Springer, 2002. 544 p.
- Korec, J. Low Voltage Power MOSFETs. Design, Performance and Applications // Springer Briefs in Applied Sciences and Technology. – NY.: Springer, vol. 7, 2011. 73 p.
- Moalemi, V. Subthreshold Pass Transistor Logic for Ultra-Low Power Operation. IEEE Computer Society Annual Symposium / V. Moalemi, A. Afzali-Kusha. – ISVLSI.'07. VLSI.2007. P. 490-491.

## METHOD OF CARRYING OUT THE OPERATIVE ANALYSIS OF THE ELECTRIC AND TEMPORARY PARAMETERS OF DIGITAL CMOS

## CELLS AND ICS ON THEIR BASIS

© 2012 V.M. Dyakonov, N.V. Semuchenkov, V.S. Tarakanov, D.P. Frolov, A.V. Korshunov National Research University "MIET", Moscow

Method of operative calculation the electric and temporary parameters of digital schemes designed on the CMOS transistors basis is given in article. The considered method is based on replacement the functionalvarious logic elements (LE) by their macromodels. Macromodel («the equivalent inverter») is characterized by a fixed set of parameters which values are defined rather replaced LE. Input data at calculation are not physical properties of transistors on basis of which LE designed, but inverter delay in chain of cascade-connected inverters with identical topological parameters and capacitor parameters of transistors is designed. The offered method essentially simplifies the procedure of operative determination the parameters of digital CMOS schemes.

Key words: CMOS ICS, logic element, modeling, electric parameters, macromodel, inverter, digital element

Vladimir Dyakonov, Candidate of Technical Sciences, Associate Professor. E-mail: dicd@miee.ru; Nikolay Semuchenkov, Minor Research Fellow. E-mail: dicd@miee.ru; Vladimir Tarakanov, Minor Research Fellow. E-mail: tarvs@ya.ru; Dmitriy Frolov, Post-graduate Student. E-mail: dmitryfrol@gmail.com; Andrey Korshunov, Senior Teacher. E-mail: korshun@gmail.com